Author
andrei-kiba
View
109
Download
2
Embed Size (px)
DESCRIPTION
Structura si Arhitectura Calculatoarelor
Structura unui calculator
Unitatea centrala de prelucrare (UCP)
UCP + Magistrala interna UCP
Circuit de adunare
Circuit din Unitatea Aritmetica si Logica
Circuit semisumator elementar
Sumator serie
Sumator paralel
Dispozitiv paralel Metoda inmultirii directe
Structura unui dispozitiv de nmulire prin metoda Booth
Dispozitiv de impartire care utilizeaza metoda refacerii restului partial
c5
Ciclul de instructiune completat cu subciclul de indirectare
Subciclul de extragere
Subciclul de indirectare
Subciclul de intrerupere
Semnale de control UCC
UCC cu decodificator
Unitatea de comanda microprogramata
c6
Arbitrare centralizata
Magistrale locale
Schema bloc de principiu a magistralelor unui sistem de calcul
Magistrala de extensie de tip local-bus
Magistrala PCI
Magistrale sistem de calcul actual
c7
Schema bloc a unei celule care memoreaza un bit de informatie
Organizarea memoriilorc8
Operatii cu stiva
Completarea stivei cu una simulata in memoria interna
Componente memorie cache
Memorie cache asezata look-aside
Memorie cache asezata look-through
c9
Relocarea blocurilor utilizand modificarea adreselor de baza
Translatarea adreselor facuta de unitatea de gestiune
Paginarea
c10
Sistem pipeline
Tabela de rezervarec14
Schema bloc a unui multiprocesor
Schema bloc sistem multicalculator
Structura generala a unui multi-multiprocesor
Schema bloc a unui calculator cu flux de date
Procesor matriceal
Procesor vectorial pipeline
Matrice sistolica
Structura generala a unei retele neuronale artificiale