29
Tutorial de Inicio en Xilinx v. 13.1 Para la realización de este pequeño pero completo tutorial de operación del programa de Xilinx (Xilinx Web Pack) utilizaremos el siguiente ejemplo, el cual consta de un Flip-Flop tipo D con PRESET (establecer) y CLEAR (borrar). A continuación el esquema del flip-flop y su tabla de verdad. Esquema del flip-flop tipo D. Tabla de verdad del flip-flop. CLR PR CLK Q QN 1 1 x 0 0 1 0 x 0 1 0 1 x 1 0 0 0 D D’ Explicación: x = no importa D’ = D negada Aquí incluimos también el código VHDL para este circuito: ---------------------------------------------------------------------- ----------------------------------- architecture Behavioral of FFD is begin process (CLR, PR, CLK) begin if (CLR and PR) = '1' then Q <= '0'; QN <= '0'; elsif (CLR = '1') then Q <= '0'; QN <= '1'; elsif (PR = '1') then Q <= '1'; QN <= '0'; elsif (CLK'event and CLK = '1') then Q <= D; QN <= not D;

Xilinx 13.1

Embed Size (px)

DESCRIPTION

Tutorial de como usar xilinx

Citation preview

Tutorial de Inicio en Xilinx v. 13.1Para la realizacin de este pequeo pero completo tutorial de operacin del programa de Xilinx (Xilinx Web Pack) utilizaremos el siguiente ejemplo, el cual consta de un Flip-Flop tipo D con PRESET (establecer) y CLEAR (borrar). A continuacin el esquema del flip-flop y su tabla de verdad.

Esquema del flip-flop tipo D.Tabla de verdad del flip-flop.CLRPRCLKQQN

11x00

10x01

01x10

00DD

Explicacin: x = no importa

D = D negadaAqu incluimos tambin el cdigo VHDL para este circuito:---------------------------------------------------------------------------------------------------------

architecture Behavioral of FFD is

begin

process (CLR, PR, CLK) begin

if (CLR and PR) = '1' then Q