Flip flops sincronos

Preview:

DESCRIPTION

Introducción a los flipflops sincronos, SR, JK, D para la carrera de ingeniería electromecánica.

Citation preview

FLIP-FLOPS SINCRONOS

Continuación

OBJETIVO

Aprender acerca de los circuitos secuenciales en

este caso acerca de los flip flop, en este caso: JK y D.

FLIP FLOP JK

La operación de un FF tipo J K es muy similar a la

de un FF S R. La única diferencia es que no tiene un

estado invalido.

FLIP FLOP JK

Posee 2 Salidas

complementarias Q y /Q.

Posee 3 entradas• J y K son entradas de

datos• 1 entrada de reloj o

clock el cual transfiere el dato de entrada a salida

ESQUEMÁTICO

ESQUEMA INTERNO

SECUENCIA LÓGICA

EJERCICIOCOMPLETE EL DIAGRAMA DE TIEMPO PARA UN

FLIP FLOP JK

FLIP FLOP D

el flip-flop copia la entrada D a la salida Q en el

flanco alto del pulso de reloj

El flip-flop tipo D es un elemento de memoria que

puede almacenar información en forma de un "1" o

"0" lógicos. Este flip-flop tiene una entrada D y dos

salidas Q y /Q.

FLIP FLOP D

Solo posee una entrada además de la del reloj. Se

le denomina "data" y es muy útil cuando queremos

almacenar un dato de un bit (0 o 1). Si hay un 1 en la

entrada D cuando se aplica el pulso de reloj la salida

Q toma el valor de 1 (SET) y lo almacena. Si hay un 0

en la entrada D, cuando se aplica el pulso de reloj la

salida toma el valor de 0 (RESET) y lo almacena.

TABLA DE VERDAD

DIAGRAMA DE TIEMPO

ESQUEMÁTICO INTERNO

EJERCICIO

Obtenga la salida Q del siguiente diagrama de

tiempo

ACTIVIDAD

Realice en el programa de su conveniencia la

simulación para un flip flop JK y D

Compruebe su funcionamiento