Lab 10 de Logicos Universidad tecnologica de panama

Embed Size (px)

Citation preview

  • 7/25/2019 Lab 10 de Logicos Universidad tecnologica de panama

    1/3

    C. Multiplexores

    6. Arme el Circuito que se indica en la fgura 3.

    Figura 3. Circuito utilizado en el punto 6

    7. Encuentre las ecuaciones booleanas del multiplexor del punto 6.

    Tabla 3. Tabla de la verdad

    A B I0 I1 I2 I3

    0 0 0 0 1 0

    0 1 0 1 1 1

    1 0 1 0 0 0

    1 1 1 1 0 1

    Figura 4. Funciones Booleanas

  • 7/25/2019 Lab 10 de Logicos Universidad tecnologica de panama

    2/3

    8. Las siguientes ecuaciones representan a un multiplexor de 2 entradas deseleccion ! " #. Arme un circuito que cumpla con estas ecuaciones.

    Tabla 4. Ecuaciones

    S1 S0 Y

    0 0

    0 1

    1 0

    1 1

    $reguntas

    #. %&ue tipo de compuerta utili'a un codifcador() *tili'a compuertas +,- compuertas A/ e 0n1ersores.

    2. %&ue tipo de compuerta utili'a un decodifcador() *tili'a compuertas A/- compuertas +,- 0n1ersores.

    3. %Cual es el moti1o por el cual al multiplexor se conoce con el nombre deconmutador electronico() son circuitos combinacionalescon 1arias entradas " una nica salida

    de datos- estn dotados de entradas de control capaces de seleccionaruna- " s4lo una- de las entradas de datos para permitir su transmisi4ndesde la entrada seleccionada 5acia dic5a salida.

    . %Cual es la uncion principal de un codifcador() La principal uncion es la de ingreso de datos- pero tiene uncion de

    corrector de pruebas- comunicaciones.

    . El diagrama de bloques de la fgura representa un codifcador de decimal a9C/. Cuando se acti1a la entrada - la salida presenta el siguiente codigoA:!- 9:#- C:!- /:#. Encuentre el circuito logico que determina este estado.

    A

    A

    Figura 4. Codifcador

    https://es.wikipedia.org/wiki/Circuito_combinacionalhttps://es.wikipedia.org/wiki/Datohttps://es.wikipedia.org/wiki/Datohttps://es.wikipedia.org/wiki/Circuito_combinacional
  • 7/25/2019 Lab 10 de Logicos Universidad tecnologica de panama

    3/3

    B0 B1 B2 B3 B4 B5 B6 B7 B B! A B C "

    1 0 0 0 0 0 0 0 0 0 0 0 0 !

    0 1 0 0 0 0 0 0 0 0 0 0 0 #

    0 0 1 0 0 0 0 0 0 0 0 0 1 !

    0 0 0 1 0 0 0 0 0 0 0 0 1 #

    0 0 0 0 1 0 0 0 0 0 0 1 0 !

    0 0 0 0 0 1 0 0 0 0 0 1 0 #

    0 0 0 0 0 0 1 0 0 0 0 1 1 !

    0 0 0 0 0 0 0 1 0 0 0 1 1 #

    0 0 0 0 0 0 0 0 1 0 1 0 0 !

    0 0 0 0 0 0 0 0 0 1 1 0 0 #

    ) i se acti1a el queda el siguiente circuito

    6. $ara el diagrama de la fgura - se obser1o que el codigo de la salida estadado por A:#- 9:!- C:!- /:#. %$uede determinar que entrada esta acti1a(

    7. %Cual es la ecuacion de bool para el caso de la pregunta 6(8. %Cual es la uncion principal del decodifcador(;. %Cuantas entradas puede tener un multiplexor con 3 entradas de seleccion(#!.%&ue entrada pasa a la salida en el diagrama del multiplexor de la fgura -

    cuando las entradas de seleccion tienen la siguiente combinacion(

    Figura 5 Multiplexor