5
Rangkaian Kombinasi Logika A. Tujuan Dapat memahami dan mengerti rangkaian kombinasi gerbang-gerbang logika pada PLC Dapat mengerti pemrograman dengan ladder diagram dan bahasa console B. Peralatan yang digunakan Seperangkat PC dengan software GMWIN 3.63 Seperangkat PLC LG Triner C. Prosedur praktikum Salinlah rangkaian digram ladder 2 Amatilah output pada tampilan simulasi Buat Algoritma Program Buat analisa Program Buat Kesimpulan D. Digram Ladder 2 : D. Algoritma program -Line 1 ( Rangkaian 1) Deklarasi S1 S2 S3 S4 S5 Q1 Deskripsi If (S2&&S4&&!S5){ Write on Q1 } Else If (S2&&S3&&!S5){ Write on Q1 } Else If ( S2&&S3&&S4&&!S5) { Write on Q1 } Else If (S1&&S4&&!S5){

LAporan 2

Embed Size (px)

DESCRIPTION

Modul Mikroprosessor

Citation preview

  • Rangkaian Kombinasi Logika

    A. Tujuan Dapat memahami dan mengerti rangkaian kombinasi gerbang-gerbang logika pada

    PLC Dapat mengerti pemrograman dengan ladder diagram dan bahasa console

    B. Peralatan yang digunakan Seperangkat PC dengan software GMWIN 3.63 Seperangkat PLC LG Triner

    C. Prosedur praktikum Salinlah rangkaian digram ladder 2 Amatilah output pada tampilan simulasi Buat Algoritma Program Buat analisa Program Buat Kesimpulan

    D. Digram Ladder 2 :

    D. Algoritma program-Line 1 ( Rangkaian 1)DeklarasiS1S2S3S4S5Q1

    DeskripsiIf (S2&&S4&&!S5){Write on Q1 }Else If (S2&&S3&&!S5){Write on Q1 }Else If ( S2&&S3&&S4&&!S5) {Write on Q1 }Else If (S1&&S4&&!S5){

  • Write on Q1 }Else If (S1&&S3&&!S5){Write on Q1 }Else If (S1&&S3&&S4&&!S5) {Write on Q1 }Else If (S1&&S2&&S4&&!S5) {Write on Q1 }Else If (S1&&S2&&S3&&!S5) {Write on Q1 }Else If (S1&&S2&&S3&&S4&&!S5) {Write on Q1 }Else {Write off Q1 }

    -Line 2 (Rangkaian 2)DeklarasiS6S7S8S9Q2

    Deskripsi If (S8&&S9) {Write on Q2 }Else If (S7&&S8&&S9) {Write on Q2 }Else If (S6&&S8&&S9) {Write on Q2 }Else If (S6&&S7) {Write on Q2 }Else If (S6&&S7&&S9) {Write on Q2 }Else If (S6&&S7&&S8) {Write on Q2 }Else If (S6&&S7&&S8&&S9) {Write on Q2 }Else {Write off Q2 }

    E. Analisa ProgramPada program line 1 (rangkaian 1), S1 dan S2 di pasang secara paralel begitu pula dengan

    S3 dipasang paralel dengan S4 , dan S5 sebagai negasi keluaran yang ada. Saat S1 diberi logika 1 dan S2 diberi logika 0 maka aliran data dengan bit 1 yang artinya hidup juga masuk ke jalur S2 ini dikarenakan pada rangkaian paralel berlaku logika gerbang OR dan disambungkan ke S4 yang akan belaku logika gerbang AND, jika keduanya hidup dan S5 bernilai 0 yang mana akan memberikan nilai 1 karena S5 merupakan negasi jadi masukan yang diberikan di register akan berlaku sebaliknya, maka Q1 akan menyala, Q1 akan menyala jika nilai S5 diberi 0 dan S1 dan S4 menyala atau S2 dan S3 meyala, dan kombinasi yang lain juga menyala jika dua kombinasi atau lebih S1, S4 ,S2, atau S3 diberi logika 1 pada registernya.

  • Pada program line 2 (rangkaian 2), baris pertama antara S6 dan S7 berlaku logika gerbang AND begitu pula dengan baris dibawahnya yang berisi S8 dan S9 juga berlaku gerbang logika AND. Rangakaian ini akan menya jika pada salah satu baris seluruhnya berlogika 1 dan salah satu baris yang lain hanya berlogika 0 semua atau salah satu bernilai 1.

    F. Kesimpulan Untuk mendapat keluaran yang diinginkan maka dalam simulasi dapat digunakan

    kombinasi gerbang logika. Pada rangkaian seri maka akan berlaku gerbang logika AND Pada rangkaian paralel maka akan berlaku gerbang logika OR

  • Tugas :1. Buat rangkaian digital dan tabel kebenaran untuk digram ladder Gambar 2 diatas !

    Tabel 1:S1 S2 S3 S4 S5 Q10 0 0 0 0 00 0 0 0 1 00 0 0 1 0 00 0 0 1 1 00 0 1 0 0 00 0 1 0 1 00 0 1 1 0 00 0 1 1 1 00 1 0 0 0 00 1 0 0 1 00 1 0 1 0 10 1 0 1 1 00 1 1 0 0 10 1 1 0 1 00 1 1 1 0 10 1 1 1 1 01 0 0 0 0 01 0 0 0 1 01 0 0 1 0 11 0 0 1 1 01 0 1 0 0 11 0 1 0 1 01 0 1 1 0 11 0 1 1 1 01 1 0 0 0 01 1 0 0 1 01 1 0 1 0 11 1 0 1 1 01 1 1 0 0 11 1 1 0 1 01 1 1 1 0 11 1 1 1 1 0

  • Tabel 2:S6 S7 S8 S9 Q20 0 0 0 00 0 0 1 00 0 1 0 00 0 1 1 10 1 0 0 00 1 0 1 00 1 1 0 00 1 1 1 11 0 0 0 01 0 0 1 01 0 1 0 01 0 1 1 11 1 0 0 11 1 0 1 11 1 1 0 11 1 1 1 1