Upload
ngonhan
View
226
Download
0
Embed Size (px)
Citation preview
PC & ElektronikDa
sEA
GLEP
CB-D
esig
ner
Hand
buch
Herbert Bernstein
Bernstein€ 44,95 [D]
Platinen bilden das Rückgrat der Elektrotechnik, Elektronik undComputertechnik. Sie nehmen aktive und passive Bauelemente,integrierte Schaltungen und viele mechanische Komponenten auf. Wesentlicher Bestandteil des CAD-PCB-Programmes ist derSchaltplan-Editor zum Zeichnen von Schaltungen aller Art, wobeidurch die ERC-Funktion (Electrical Rule Check) die Richtigkeitautomatisch überprüft wird.
Zum Lieferumfang gehört eine Bibliothek mit über 8.000 verschie-denen Bauelementen aus der Elektrotechnik, Elektronik, Compu-tertechnik und Mechanik, sodass optimale Entwicklungsbedin-gungen vorhanden sind. Fehlt ein bestimmtes Bauelement in derBibliothek, lässt sich dieses auf einfache Weise mit dem Editor erstellen, wobei neben dem Symbol auch die mechanischen Abmessungen berücksichtigt werden. Mittels des Board-Befehlswird die Schaltung in ein Platinenlayout umgewandelt. Danachlassen sich die einzelnen Bauelemente innerhalb des Platinen-layouts plazieren.
Durch den hochintelligenten Autorouter werden anschließend die optimalen Verbindungsleitungen zwischen den einzelnen Bauelementen berechnet und gezeichnet. Mit der auf CD-ROMenthaltenen Software lassen sich ein- und zweiseitige Platinen-layouts schnell und sicher erstellen. Mittels der DRC-Funktion(Design Rule Check) erfolgt eine automatische Platinenüberprü-fung, ob Kurzschlüsse oder andere Fehler vorhanden sind.
Aus dem Inhalt:• Einführung • Entwicklung einseitig kaschierter Leiterplatten • Entwicklung zweiseitig kaschierter Leiterplatten • Erstellung neuerBauelemente
Auf der CD-ROM:• Eagle 4.0 • Schaltplan zeichnen, Layout entwickeln und Autorouter für einseitig und doppelt kaschierte Leiterplatten
Hard- und Softwarevoraussetzungen:Pentium-PC, Windows 95 oder höher, CD-ROM-Laufwerk, 32 MB RAM
PC & ElektronikDas EAGLEPCB-Designer
Handbuch
Besuchen Sie uns im Internet: www.franzis.de
Auf CD-ROM:EAGLE 4.0 · Schaltplan zeichnen, Layout entwickeln undAutorouter für einseitig und doppelt kaschierte Leiterplatten
Herbert Bernstein
Der Crash-Kurs für das verbreitetste Leiterplattendesign
Das EAGLEPCB-Designer
Handbuch
4136-5 U1+U4 31.08.2004 16:01 Uhr Seite 1
1 Einführung ! " #$%#$& ' #$%#$& ( #$&! #$&! ' )$ *#$& (+ !$ ,-#$ ./01% !' 2 3 405360 +( 7$3 + ' "(" ! "
2 Entwicklung einseitig kaschierter Platinenlayouts "' 3& '( !$$$$23&' 382'" 38%9$8( %-*2:! (+ #$& ("
Inhalt
#$! 7$:$; ' 7 0*2:!4%-! ( 0! #$& ' 1<=0%>& ?012 !%' #$&5 #$&5 ,-#$& 21$! 32$@$2A + !2,2$7%: + #$ + 7$ "(+ #$-&! "+ #$ "++ - '(+ &:% '
3 Entwicklung von zweiseitig kaschierten Leiterplatten #105$!B '" :$ ( #105$! (+ <-8#105$! (' 4$!#10 3&* "+ :2#10 7 0*:!3 + #$*2:! ' #$!&:32:! ( #$ " )$260 :$ ( *0#C% 0#0310%1$ 2): D% " )C%
Inhalt
7%: + 6 ' =0<!&#$ ' -=$0#$ + <! ++ 36$<! <! "( #=0B(00 $
!: " -B " $" <#$=0B " B'( =0#$'+ #E=0109 '+ #00=0B$!:'+ !109F"+ '+ F"+=0B '+ =0#$(+ =0B( 006!$(" $-(" 00#6 (' !$"(#6 00109$!: $00109+ 109F"&*:! ( 7%: " "
4 Erstellung neuer Bauelemente 1#&%- -$!$! -$!#6" -$!12$ #&%-<#E#$ $#$ 1#6 -"0&1E30 : 12$"
Inhalt
$10935=('(+
1!$# + 1 : + 112$ + )$109F" +' #6 112$ 2*0 0&& *0 ' 9!-*0 " *0 " *6*0 "+ $6$ '+ G092 '+ G092 '+ G092 '
Sachverzeichnis ''
2 Entwicklung einseitig kaschierter Platinenlayouts
7 ' ?* $$!6+,,6+,2*.'! " 6+,2 6+,, 6&* B$ ! #D6+,( 6+, 8 # !F ""6&*$"&66!
• 6+(26+(,/ 6B&* "! * G!3!8H '* B&*$+& !
0&$ 6 " $ >5=1,)>5=12!>>5=1223,$$"$&E"#D !$$&+8$8$!% & '" 6D+'"!
2.2 Platine für einen zweistufigen Vorverstärker
%$AE* $!%$56E*&E* A ! + E %A"8 7 $&0D8$7$# *$B$6*&$%"*"2 Ω 2 Ω$"!'"%8#"!
!"
"# $
%! & !
" "
' "
2.2 Platine für einen zweistufigen Vorverstärker
>E$ $8 "!6"%$&3G3HGH!%6+*89' "!' !%E F*6$&8""0 % #(G6EH$& "!
356E* $' " 6A "&$!' ' 6A $B 4!J0$'$D$6A' 6A6!+ * 6A* ! %* " $ %!
+* 8#$ 0*$6A !3M $6A"2)& #$ !7$0*$*$&!
+%$56E*9$&3 %$# $!M # $* %$!
' 56E* %$!4 $'3 G%*H M C+!33 "+. ' !>'33 M + 33 !
#D'$%$/
• '"%"• 'L'• +"• 8$M '!
2 Entwicklung einseitig kaschierter Platinenlayouts
'$ E* ' E* A!+ E A "8 7 $& 0 D7$ 8$7$ # * $ B$6*&$%"*"2Ω 2Ω$"!
3 .#$+! ' & C#"! %" " 3%+%!3 2).#DC3+""21Ω2=Ω!
0 8"#$'!'"'#$%"#$E6$! > ''/
/ N
/ O
/ P
Q E* " %" '" '!>E* E$G8*H "!3%$G49*H!
+ " 8*$ " !! !
2.2.1 Erstellung des Schaltplans
3%%'4%$$":5;!>6E* :E;!3%'4% 7+>5F+
2.2 Platine für einen zweistufigen Vorverstärker
Abb
. 2.8
: Zw
eist
ufig
er V
orve
rstä
rker
mit
eine
m E
inga
ngsw
ider
stan
d v
on r
ein
≈ 10
kΩ
. Die
Ein
gang
sspa
nnun
g w
ird v
on U
1 =
1 m
Vs
auf e
ine
Aus
gang
sspa
nnun
g vo
n U
2 =
2 V
s ve
rstä
rkt
2 Entwicklung einseitig kaschierter Platinenlayouts
0 "*' !%' !2!2G"82*"H$ :; ! 3 ? $* ' !2!,! 6 :%; ! :';"3 $& $$!8:J;63 3!' 7 0 != !Q3 ")21(#D! 5" $& . 3 $ 8 ."$ 0 3%'4% 7 "!
J3 :6B'7%;$?$& > * " ! > 6 "* :>5'<R;*$!7 :>5'<R0;"*-$!5'$$:E;!
Abb. 2.9: Unterschiedliche Zeichnungsrahmen unter der Bibliothek „FRAMES“
2.2 Platine für einen zweistufigen Vorverstärker
E*& "
• S22/%• S2,/$• S2(/3 • S2</'• S21/$• S2/7!
0 .'" "8!$+'4F13 $ 22 8 6+! $ #D+,() $! ">$&33$
4$*>8"33$&!8'&S2!3*.7 08!>.'S22 S2!'&S2,S21 3$!0'$"*?!+ 73$ 0 '3*7I!
( ) * ! "
+$ ) ,$ - *.
• B/ +*<4*$,)#D• B>/ +",4*$=#D• B0+B/ "*(,4*$((#D• B>/ +" >4* 224*$ <1
#D!
Abb. 2.10: Klemmleiste W237-6 der Firma Wago, die Sie unter der Bibliothek WAGO500 finden
2 Entwicklung einseitig kaschierter Platinenlayouts
"*3 B4*$" 0 E$4*$#D!%" 8 #D>0 !33$' 3$0 ?&+D!
+* $! 3$ :5;:E;!3%?53$5%07&*!5&$ ? 53' ?!0 5* "!>E$ !? 4* D 0 * 5 ! E3$%+" 3 C2<?!++%$&+*0 !3!221(2=!)!!8 "FΩ " 0 ! T $&8!3!2U!7?"#:'4;&U!
*8!>8!$." $!%$8D0/
• '0/ 8814*$12#D• '050/ 80*1,4*$1,#D• '06%/ %3$,14*$,<#D• '0#'5#/#%(=4*$(=#D• '0+>/ 83$+>7'14*$<I
#D!
- !% '
!' ,$ - *.
• #B'57/8<4*$1,#D• #B'50+/1(4*$(I#D!
#3 2) 3 $$ +'3!
2.2 Platine für einen zweistufigen Vorverstärker
Abb
. 2.1
1: S
chal
tpla
n fü
r de
n Vo
rver
stär
ker,
wob
ei d
er S
teck
er X
1-1
für
die
Ein
gang
sspa
nnun
g m
it de
m K
onde
nsat
or X
C1
und
dem
Wid
erst
and
R1
bere
its v
erb
unde
n is
t
2 Entwicklung einseitig kaschierter Platinenlayouts
+*$$&E*"!
?%B >$&:%B ;!>".$ E4*!+ &6 !
2.2.2 Erstellung der einseitigen Platine
33$$0D!+0 C"D%6!>"$3$6' !+0C"$ 0"!33$& C0!+5CB3$" 33$!+ 0&0"$$!
Abb. 2.12: Fertiger Schaltplan für den Vorverstärker
2.2 Platine für einen zweistufigen Vorverstärker
5'$$33$0% $ 3% ! > 3 0 03!.$0 " 73$ 3"F . %& !'7*3I!
773$' $&0$" 3 !+ . 3& 73$7 *' "$!
M 3$ $* $& 3$ 4*!
$'$!%7&$&' .& :#; !+ E$& 0!6 !+$&*60D!
E$ $J0*9'3 !.3 T 0D !+B3$ $"!&C$$:";0D "!7.87$J"!
2.2.3 Erstellung der Stückliste
) / 0$ 1
!# !&2# 1 *'0
34((# 5!! /
'0 " 6/ *.
%S0FB# B>0# $%S0FB#5%#># $%S0FB#0'B#># $%S0FB#0>5># $%S0FB#>B% #FBV $%S0FB#5%# B>0# $!
2 Entwicklung einseitig kaschierter Platinenlayouts
%S0FB#3$$#C/
• /F0%5$$3 " ! 7 3 #C 9"!3 %C 8 "*B""!+3 ?79 %C >79 !+%S0FB#3 6"
Abb. 2.13: Platinenlayout für einen Vorverstärker
PC & Elektronik
DasEA
GLEP
CB-D
esig
ner
Hand
buch
Herbert Bernstein
Bernstein€ 44,95 [D]
Platinen bilden das Rückgrat der Elektrotechnik, Elektronik undComputertechnik. Sie nehmen aktive und passive Bauelemente,integrierte Schaltungen und viele mechanische Komponenten auf. Wesentlicher Bestandteil des CAD-PCB-Programmes ist derSchaltplan-Editor zum Zeichnen von Schaltungen aller Art, wobeidurch die ERC-Funktion (Electrical Rule Check) die Richtigkeitautomatisch überprüft wird.
Zum Lieferumfang gehört eine Bibliothek mit über 8.000 verschie-denen Bauelementen aus der Elektrotechnik, Elektronik, Compu-tertechnik und Mechanik, sodass optimale Entwicklungsbedin-gungen vorhanden sind. Fehlt ein bestimmtes Bauelement in derBibliothek, lässt sich dieses auf einfache Weise mit dem Editor erstellen, wobei neben dem Symbol auch die mechanischen Abmessungen berücksichtigt werden. Mittels des Board-Befehlswird die Schaltung in ein Platinenlayout umgewandelt. Danachlassen sich die einzelnen Bauelemente innerhalb des Platinen-layouts plazieren.
Durch den hochintelligenten Autorouter werden anschließend die optimalen Verbindungsleitungen zwischen den einzelnen Bauelementen berechnet und gezeichnet. Mit der auf CD-ROMenthaltenen Software lassen sich ein- und zweiseitige Platinen-layouts schnell und sicher erstellen. Mittels der DRC-Funktion(Design Rule Check) erfolgt eine automatische Platinenüberprü-fung, ob Kurzschlüsse oder andere Fehler vorhanden sind.
Aus dem Inhalt:• Einführung • Entwicklung einseitig kaschierter Leiterplatten • Entwicklung zweiseitig kaschierter Leiterplatten • Erstellung neuerBauelemente
Auf der CD-ROM:• Eagle 4.0 • Schaltplan zeichnen, Layout entwickeln und Autorouter für einseitig und doppelt kaschierte Leiterplatten
Hard- und Softwarevoraussetzungen:Pentium-PC, Windows 95 oder höher, CD-ROM-Laufwerk, 32 MB RAM
PC & ElektronikDas EAGLEPCB-Designer
Handbuch
Besuchen Sie uns im Internet: www.franzis.de
Auf CD-ROM:EAGLE 4.0 · Schaltplan zeichnen, Layout entwickeln undAutorouter für einseitig und doppelt kaschierte Leiterplatten
Herbert Bernstein
Der Crash-Kurs für das verbreitetste Leiterplattendesign
Das EAGLEPCB-Designer
Handbuch
4136-5 U1+U4 31.08.2004 16:01 Uhr Seite 1